您好,現(xiàn)在冰冰來(lái)為大家解答以上的問題。中央處理器的主要部件是,中央處理器的主要部件相信很多小伙伴還不知道,現(xiàn)在讓我們一起來(lái)看看吧!
1、基本結(jié)構(gòu) CPU包括運(yùn)算邏輯部件、寄存器部件和控制部件。
2、CPU從存儲(chǔ)器或高速緩沖存儲(chǔ)器中取出指令,放入指令寄存器,并對(duì)指令譯碼。
3、它把指令分解成一系列的微操作,然后發(fā)出各種控制命令,執(zhí)行微操作系列,從而完成一條指令的執(zhí)行。
4、 指令是計(jì)算機(jī)規(guī)定執(zhí)行操作的類型和操作數(shù)的基本命令。
5、指令是由一個(gè)字節(jié)或者多個(gè)字節(jié)組成,其中包括操作碼字段、一個(gè)或多個(gè)有關(guān)操作數(shù)地址的字段以及一些表征機(jī)器狀態(tài)的狀態(tài)字和特征碼。
6、有的指令中也直接包含操作數(shù)本身。
7、 運(yùn)算邏輯部件 運(yùn)算邏輯部件,可以執(zhí)行定點(diǎn)或浮點(diǎn)的算術(shù)運(yùn)算操作、移位操作以及邏輯操作,也可執(zhí)行地址的運(yùn)算和轉(zhuǎn)換。
8、 寄存器部件 寄存器部件,包括通用寄存器、專用寄存器和控制寄存器。
9、 32位CPU的寄存器 通用寄存器又可分定點(diǎn)數(shù)和浮點(diǎn)數(shù)兩類,它們用來(lái)保存指令中的寄存器操作數(shù)和操作結(jié)果。
10、 通用寄存器是中央處理器的重要組成部分,大多數(shù)指令都要訪問到通用寄存器。
11、通用寄存器的寬度決定計(jì)算機(jī)內(nèi)部的數(shù)據(jù)通路寬度,其端口數(shù)目往往可影響內(nèi)部操作的并行性。
12、 專用寄存器是為了執(zhí)行一些特殊操作所需用的寄存器。
13、 控制寄存器通常用來(lái)指示機(jī)器執(zhí)行的狀態(tài),或者保持某些指針,有處理狀態(tài)寄存器、地址轉(zhuǎn)換目錄的基地址寄存器、特權(quán)狀態(tài)寄存器、條件碼寄存器、處理異常事故寄存器以及檢錯(cuò)寄存器等。
14、 有的時(shí)候,中央處理器中還有一些緩存,用來(lái)暫時(shí)存放一些數(shù)據(jù)指令,緩存越大,說明CPU的運(yùn)算速度越快,目前市場(chǎng)上的中高端中央處理器都有2M左右的二級(jí)緩存。
15、 控制部件 控制部件,主要負(fù)責(zé)對(duì)指令譯碼,并且發(fā)出為完成每條指令所要執(zhí)行的各個(gè)操作的控制信號(hào)。
16、 其結(jié)構(gòu)有兩種:一種是以微存儲(chǔ)為核心的微程序控制方式;一種是以邏輯硬布線結(jié)構(gòu)為主的控制方式。
17、 微存儲(chǔ)中保持微碼,每一個(gè)微碼對(duì)應(yīng)于一個(gè)最基本的微操作,又稱微指令;各條指令是由不同序列的微碼組成,這種微碼序列構(gòu)成微程序。
18、中央處理器在對(duì)指令譯碼以后,即發(fā)出一定時(shí)序的控制信號(hào),按給定序列的順序以微周期為節(jié)拍執(zhí)行由這些微碼確定的若干個(gè)微操作,即可完成某條指令的執(zhí)行。
19、 簡(jiǎn)單指令是由(3~5)個(gè)微操作組成,復(fù)雜指令則要由幾十個(gè)微操作甚至幾百個(gè)微操作組成。
20、 邏輯硬布線控制器則完全是由隨機(jī)邏輯組成。
21、指令譯碼后,控制器通過不同的邏輯門的組合,發(fā)出不同序列的控制時(shí)序信號(hào),直接去執(zhí)行一條指令中的各個(gè)操作。
22、 其 他 應(yīng)用大型、小型和微型計(jì)算機(jī)的中央處理器的規(guī)模和實(shí)現(xiàn)方式很不相同,工作速度也變化較大。
23、中央處理器可以由幾塊電路塊甚至由整個(gè)機(jī)架組成。
24、如果中央處理器的電路集成在一片或少數(shù)幾片大規(guī)模集成電路芯片上,則稱為微處理器(見微型機(jī))。
25、 中央處理器 現(xiàn) 狀 中央處理器的工作速度與工作主頻和體系結(jié)構(gòu)都有關(guān)系。
26、中央處理器的速度一般都在幾個(gè)MIPS(每秒執(zhí)行100萬(wàn)條指令)以上。
27、有的已經(jīng)達(dá)到幾百M(fèi)IPS 。
28、 速度最快的中央處理器的電路已采用砷[shēn]化鎵[jiā]工藝。
29、在提高速度方面,流水線結(jié)構(gòu)是幾乎所有現(xiàn)代中央處理器設(shè)計(jì)中都已采用的重要措施。
30、未來(lái),中央處理器工作頻率的提高已逐漸受到物理上的限制,而內(nèi)部執(zhí)行性(指利用中央處理器內(nèi)部的硬件資源)的進(jìn)一步改進(jìn)是提高中央處理器工作速度而維持軟件兼容的一個(gè)重要方向。
本文就為大家分享到這里,希望小伙伴們會(huì)喜歡。